m5441xsim.h 8.2 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277
  1. /*
  2. * m5441xsim.h -- Coldfire 5441x register definitions
  3. *
  4. * (C) Copyright 2012, Steven King <sfking@fdwdc.com>
  5. */
  6. #ifndef m5441xsim_h
  7. #define m5441xsim_h
  8. #define CPU_NAME "COLDFIRE(m5441x)"
  9. #define CPU_INSTR_PER_JIFFY 2
  10. #define MCF_BUSCLK (MCF_CLK / 2)
  11. #include <asm/m54xxacr.h>
  12. /*
  13. * Reset Controller Module.
  14. */
  15. #define MCF_RCR 0xec090000
  16. #define MCF_RSR 0xec090001
  17. #define MCF_RCR_SWRESET 0x80 /* Software reset bit */
  18. #define MCF_RCR_FRCSTOUT 0x40 /* Force external reset */
  19. /*
  20. * Interrupt Controller Modules.
  21. */
  22. /* the 5441x have 3 interrupt controllers, each control 64 interrupts */
  23. #define MCFINT_VECBASE 64
  24. #define MCFINT0_VECBASE MCFINT_VECBASE
  25. #define MCFINT1_VECBASE (MCFINT0_VECBASE + 64)
  26. #define MCFINT2_VECBASE (MCFINT1_VECBASE + 64)
  27. /* interrupt controller 0 */
  28. #define MCFINTC0_SIMR 0xfc04801c
  29. #define MCFINTC0_CIMR 0xfc04801d
  30. #define MCFINTC0_ICR0 0xfc048040
  31. /* interrupt controller 1 */
  32. #define MCFINTC1_SIMR 0xfc04c01c
  33. #define MCFINTC1_CIMR 0xfc04c01d
  34. #define MCFINTC1_ICR0 0xfc04c040
  35. /* interrupt controller 2 */
  36. #define MCFINTC2_SIMR 0xfc05001c
  37. #define MCFINTC2_CIMR 0xfc05001d
  38. #define MCFINTC2_ICR0 0xfc050040
  39. /* on interrupt controller 0 */
  40. #define MCFINT0_EPORT0 1
  41. #define MCFINT0_UART0 26
  42. #define MCFINT0_UART1 27
  43. #define MCFINT0_UART2 28
  44. #define MCFINT0_UART3 29
  45. #define MCFINT0_I2C0 30
  46. #define MCFINT0_DSPI0 31
  47. #define MCFINT0_TIMER0 32
  48. #define MCFINT0_TIMER1 33
  49. #define MCFINT0_TIMER2 34
  50. #define MCFINT0_TIMER3 35
  51. #define MCFINT0_FECRX0 36
  52. #define MCFINT0_FECTX0 40
  53. #define MCFINT0_FECENTC0 42
  54. #define MCFINT0_FECRX1 49
  55. #define MCFINT0_FECTX1 53
  56. #define MCFINT0_FECENTC1 55
  57. /* on interrupt controller 1 */
  58. #define MCFINT1_UART4 48
  59. #define MCFINT1_UART5 49
  60. #define MCFINT1_UART6 50
  61. #define MCFINT1_UART7 51
  62. #define MCFINT1_UART8 52
  63. #define MCFINT1_UART9 53
  64. #define MCFINT1_DSPI1 54
  65. #define MCFINT1_DSPI2 55
  66. #define MCFINT1_DSPI3 56
  67. #define MCFINT1_I2C1 57
  68. #define MCFINT1_I2C2 58
  69. #define MCFINT1_I2C3 59
  70. #define MCFINT1_I2C4 60
  71. #define MCFINT1_I2C5 61
  72. /* on interrupt controller 2 */
  73. #define MCFINT2_PIT0 13
  74. #define MCFINT2_PIT1 14
  75. #define MCFINT2_PIT2 15
  76. #define MCFINT2_PIT3 16
  77. #define MCFINT2_RTC 26
  78. /*
  79. * PIT timer module.
  80. */
  81. #define MCFPIT_BASE0 0xFC080000 /* Base address of TIMER0 */
  82. #define MCFPIT_BASE1 0xFC084000 /* Base address of TIMER1 */
  83. #define MCFPIT_BASE2 0xFC088000 /* Base address of TIMER2 */
  84. #define MCFPIT_BASE3 0xFC08C000 /* Base address of TIMER3 */
  85. #define MCF_IRQ_PIT1 (MCFINT2_VECBASE + MCFINT2_PIT1)
  86. /*
  87. * Power Management
  88. */
  89. #define MCFPM_WCR 0xfc040013
  90. #define MCFPM_PPMSR0 0xfc04002c
  91. #define MCFPM_PPMCR0 0xfc04002d
  92. #define MCFPM_PPMSR1 0xfc04002e
  93. #define MCFPM_PPMCR1 0xfc04002f
  94. #define MCFPM_PPMHR0 0xfc040030
  95. #define MCFPM_PPMLR0 0xfc040034
  96. #define MCFPM_PPMHR1 0xfc040038
  97. #define MCFPM_PPMLR1 0xfc04003c
  98. #define MCFPM_LPCR 0xec090007
  99. /*
  100. * UART module.
  101. */
  102. #define MCFUART_BASE0 0xfc060000 /* Base address of UART0 */
  103. #define MCFUART_BASE1 0xfc064000 /* Base address of UART1 */
  104. #define MCFUART_BASE2 0xfc068000 /* Base address of UART2 */
  105. #define MCFUART_BASE3 0xfc06c000 /* Base address of UART3 */
  106. #define MCFUART_BASE4 0xec060000 /* Base address of UART4 */
  107. #define MCFUART_BASE5 0xec064000 /* Base address of UART5 */
  108. #define MCFUART_BASE6 0xec068000 /* Base address of UART6 */
  109. #define MCFUART_BASE7 0xec06c000 /* Base address of UART7 */
  110. #define MCFUART_BASE8 0xec070000 /* Base address of UART8 */
  111. #define MCFUART_BASE9 0xec074000 /* Base address of UART9 */
  112. #define MCF_IRQ_UART0 (MCFINT0_VECBASE + MCFINT0_UART0)
  113. #define MCF_IRQ_UART1 (MCFINT0_VECBASE + MCFINT0_UART1)
  114. #define MCF_IRQ_UART2 (MCFINT0_VECBASE + MCFINT0_UART2)
  115. #define MCF_IRQ_UART3 (MCFINT0_VECBASE + MCFINT0_UART3)
  116. #define MCF_IRQ_UART4 (MCFINT1_VECBASE + MCFINT1_UART4)
  117. #define MCF_IRQ_UART5 (MCFINT1_VECBASE + MCFINT1_UART5)
  118. #define MCF_IRQ_UART6 (MCFINT1_VECBASE + MCFINT1_UART6)
  119. #define MCF_IRQ_UART7 (MCFINT1_VECBASE + MCFINT1_UART7)
  120. #define MCF_IRQ_UART8 (MCFINT1_VECBASE + MCFINT1_UART8)
  121. #define MCF_IRQ_UART9 (MCFINT1_VECBASE + MCFINT1_UART9)
  122. /*
  123. * FEC modules.
  124. */
  125. #define MCFFEC_BASE0 0xfc0d4000
  126. #define MCFFEC_SIZE0 0x800
  127. #define MCF_IRQ_FECRX0 (MCFINT0_VECBASE + MCFINT0_FECRX0)
  128. #define MCF_IRQ_FECTX0 (MCFINT0_VECBASE + MCFINT0_FECTX0)
  129. #define MCF_IRQ_FECENTC0 (MCFINT0_VECBASE + MCFINT0_FECENTC0)
  130. #define MCFFEC_BASE1 0xfc0d8000
  131. #define MCFFEC_SIZE1 0x800
  132. #define MCF_IRQ_FECRX1 (MCFINT0_VECBASE + MCFINT0_FECRX1)
  133. #define MCF_IRQ_FECTX1 (MCFINT0_VECBASE + MCFINT0_FECTX1)
  134. #define MCF_IRQ_FECENTC1 (MCFINT0_VECBASE + MCFINT0_FECENTC1)
  135. /*
  136. * I2C modules.
  137. */
  138. #define MCFI2C_BASE0 0xfc058000
  139. #define MCFI2C_SIZE0 0x20
  140. #define MCFI2C_BASE1 0xfc038000
  141. #define MCFI2C_SIZE1 0x20
  142. #define MCFI2C_BASE2 0xec010000
  143. #define MCFI2C_SIZE2 0x20
  144. #define MCFI2C_BASE3 0xec014000
  145. #define MCFI2C_SIZE3 0x20
  146. #define MCFI2C_BASE4 0xec018000
  147. #define MCFI2C_SIZE4 0x20
  148. #define MCFI2C_BASE5 0xec01c000
  149. #define MCFI2C_SIZE5 0x20
  150. #define MCF_IRQ_I2C0 (MCFINT0_VECBASE + MCFINT0_I2C0)
  151. #define MCF_IRQ_I2C1 (MCFINT1_VECBASE + MCFINT1_I2C1)
  152. #define MCF_IRQ_I2C2 (MCFINT1_VECBASE + MCFINT1_I2C2)
  153. #define MCF_IRQ_I2C3 (MCFINT1_VECBASE + MCFINT1_I2C3)
  154. #define MCF_IRQ_I2C4 (MCFINT1_VECBASE + MCFINT1_I2C4)
  155. #define MCF_IRQ_I2C5 (MCFINT1_VECBASE + MCFINT1_I2C5)
  156. /*
  157. * EPORT Module.
  158. */
  159. #define MCFEPORT_EPPAR 0xfc090000
  160. #define MCFEPORT_EPIER 0xfc090003
  161. #define MCFEPORT_EPFR 0xfc090006
  162. /*
  163. * RTC Module.
  164. */
  165. #define MCFRTC_BASE 0xfc0a8000
  166. #define MCFRTC_SIZE (0xfc0a8840 - 0xfc0a8000)
  167. #define MCF_IRQ_RTC (MCFINT2_VECBASE + MCFINT2_RTC)
  168. /*
  169. * GPIO Module.
  170. */
  171. #define MCFGPIO_PODR_A 0xec094000
  172. #define MCFGPIO_PODR_B 0xec094001
  173. #define MCFGPIO_PODR_C 0xec094002
  174. #define MCFGPIO_PODR_D 0xec094003
  175. #define MCFGPIO_PODR_E 0xec094004
  176. #define MCFGPIO_PODR_F 0xec094005
  177. #define MCFGPIO_PODR_G 0xec094006
  178. #define MCFGPIO_PODR_H 0xec094007
  179. #define MCFGPIO_PODR_I 0xec094008
  180. #define MCFGPIO_PODR_J 0xec094009
  181. #define MCFGPIO_PODR_K 0xec09400a
  182. #define MCFGPIO_PDDR_A 0xec09400c
  183. #define MCFGPIO_PDDR_B 0xec09400d
  184. #define MCFGPIO_PDDR_C 0xec09400e
  185. #define MCFGPIO_PDDR_D 0xec09400f
  186. #define MCFGPIO_PDDR_E 0xec094010
  187. #define MCFGPIO_PDDR_F 0xec094011
  188. #define MCFGPIO_PDDR_G 0xec094012
  189. #define MCFGPIO_PDDR_H 0xec094013
  190. #define MCFGPIO_PDDR_I 0xec094014
  191. #define MCFGPIO_PDDR_J 0xec094015
  192. #define MCFGPIO_PDDR_K 0xec094016
  193. #define MCFGPIO_PPDSDR_A 0xec094018
  194. #define MCFGPIO_PPDSDR_B 0xec094019
  195. #define MCFGPIO_PPDSDR_C 0xec09401a
  196. #define MCFGPIO_PPDSDR_D 0xec09401b
  197. #define MCFGPIO_PPDSDR_E 0xec09401c
  198. #define MCFGPIO_PPDSDR_F 0xec09401d
  199. #define MCFGPIO_PPDSDR_G 0xec09401e
  200. #define MCFGPIO_PPDSDR_H 0xec09401f
  201. #define MCFGPIO_PPDSDR_I 0xec094020
  202. #define MCFGPIO_PPDSDR_J 0xec094021
  203. #define MCFGPIO_PPDSDR_K 0xec094022
  204. #define MCFGPIO_PCLRR_A 0xec094024
  205. #define MCFGPIO_PCLRR_B 0xec094025
  206. #define MCFGPIO_PCLRR_C 0xec094026
  207. #define MCFGPIO_PCLRR_D 0xec094027
  208. #define MCFGPIO_PCLRR_E 0xec094028
  209. #define MCFGPIO_PCLRR_F 0xec094029
  210. #define MCFGPIO_PCLRR_G 0xec09402a
  211. #define MCFGPIO_PCLRR_H 0xec09402b
  212. #define MCFGPIO_PCLRR_I 0xec09402c
  213. #define MCFGPIO_PCLRR_J 0xec09402d
  214. #define MCFGPIO_PCLRR_K 0xec09402e
  215. #define MCFGPIO_PAR_FBCTL 0xec094048
  216. #define MCFGPIO_PAR_BE 0xec094049
  217. #define MCFGPIO_PAR_CS 0xec09404a
  218. #define MCFGPIO_PAR_CANI2C 0xec09404b
  219. #define MCFGPIO_PAR_IRQ0H 0xec09404c
  220. #define MCFGPIO_PAR_IRQ0L 0xec09404d
  221. #define MCFGPIO_PAR_DSPIOWH 0xec09404e
  222. #define MCFGPIO_PAR_DSPIOWL 0xec09404f
  223. #define MCFGPIO_PAR_TIMER 0xec094050
  224. #define MCFGPIO_PAR_UART2 0xec094051
  225. #define MCFGPIO_PAR_UART1 0xec094052
  226. #define MCFGPIO_PAR_UART0 0xec094053
  227. #define MCFGPIO_PAR_SDHCH 0xec094054
  228. #define MCFGPIO_PAR_SDHCL 0xec094055
  229. #define MCFGPIO_PAR_SIMP0H 0xec094056
  230. #define MCFGPIO_PAR_SIMP0L 0xec094057
  231. #define MCFGPIO_PAR_SSI0H 0xec094058
  232. #define MCFGPIO_PAR_SSI0L 0xec094059
  233. #define MCFGPIO_PAR_DEBUGH1 0xec09405a
  234. #define MCFGPIO_PAR_DEBUGH0 0xec09405b
  235. #define MCFGPIO_PAR_DEBUGl 0xec09405c
  236. #define MCFGPIO_PAR_FEC 0xec09405e
  237. /* generalization for generic gpio support */
  238. #define MCFGPIO_PODR MCFGPIO_PODR_A
  239. #define MCFGPIO_PDDR MCFGPIO_PDDR_A
  240. #define MCFGPIO_PPDR MCFGPIO_PPDSDR_A
  241. #define MCFGPIO_SETR MCFGPIO_PPDSDR_A
  242. #define MCFGPIO_CLRR MCFGPIO_PCLRR_A
  243. #define MCFGPIO_IRQ_MIN 17
  244. #define MCFGPIO_IRQ_MAX 24
  245. #define MCFGPIO_IRQ_VECBASE (MCFINT_VECBASE - MCFGPIO_IRQ_MIN)
  246. #define MCFGPIO_PIN_MAX 87
  247. #endif /* m5441xsim_h */