123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299 |
- __STWRST
- L -32768
- L -1
- +I
- __ASSERT== __ACCU 1, 32767
- __ASSERT== __STW A1, 1
- __ASSERT== __STW A0, 0
- __ASSERT== __STW OV, 1
- __ASSERT== __STW OS, 1
- __STWRST
- L -32768
- L 1
- -I
- __ASSERT== __ACCU 1, 32767
- __ASSERT== __STW A1, 1
- __ASSERT== __STW A0, 0
- __ASSERT== __STW OV, 1
- __ASSERT== __STW OS, 1
- __STWRST
- L -10000
- L 4
- *I
- __ASSERT== __ACCU 1, L#-40000
- __ASSERT== __STW A1, 0
- __ASSERT== __STW A0, 1
- __ASSERT== __STW OV, 1
- __ASSERT== __STW OS, 1
- __STWRST
- L -32767
- L -1
- +I
- __ASSERT== __ACCU 1, -32768
- __ASSERT== __STW A1, 0
- __ASSERT== __STW A0, 1
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L -32767
- L 1
- -I
- __ASSERT== __ACCU 1, -32768
- __ASSERT== __STW A1, 0
- __ASSERT== __STW A0, 1
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L -10000
- L 2
- *I
- __ASSERT== __ACCU 1, L#-20000
- __ASSERT== __STW A1, 0
- __ASSERT== __STW A0, 1
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L -10000
- L 2
- /I
- __ASSERT== __ACCU 1, -5000
- __ASSERT== __STW A1, 0
- __ASSERT== __STW A0, 1
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L -32767
- L 32767
- +I
- __ASSERT== __ACCU 1, 0
- __ASSERT== __STW A1, 0
- __ASSERT== __STW A0, 0
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L -32767
- L -32767
- -I
- __ASSERT== __ACCU 1, 0
- __ASSERT== __STW A1, 0
- __ASSERT== __STW A0, 0
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L -10000
- L 0
- *I
- __ASSERT== __ACCU 1, 0
- __ASSERT== __STW A1, 0
- __ASSERT== __STW A0, 0
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L 32766
- L 1
- +I
- __ASSERT== __ACCU 1, 32767
- __ASSERT== __STW A1, 1
- __ASSERT== __STW A0, 0
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L 32766
- L -1
- -I
- __ASSERT== __ACCU 1, 32767
- __ASSERT== __STW A1, 1
- __ASSERT== __STW A0, 0
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L 10000
- L 2
- *I
- __ASSERT== __ACCU 1, 20000
- __ASSERT== __STW A1, 1
- __ASSERT== __STW A0, 0
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L 10000
- L 2
- /I
- __ASSERT== __ACCU 1, 5000
- __ASSERT== __STW A1, 1
- __ASSERT== __STW A0, 0
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L 32767
- L 1
- +I
- __ASSERT== __ACCU 1, -32768
- __ASSERT== __STW A1, 0
- __ASSERT== __STW A0, 1
- __ASSERT== __STW OV, 1
- __ASSERT== __STW OS, 1
- __STWRST
- L 32767
- L -1
- -I
- __ASSERT== __ACCU 1, -32768
- __ASSERT== __STW A1, 0
- __ASSERT== __STW A0, 1
- __ASSERT== __STW OV, 1
- __ASSERT== __STW OS, 1
- __STWRST
- L 10000
- L 4
- *I
- __ASSERT== __ACCU 1, L#40000
- __ASSERT== __STW A1, 1
- __ASSERT== __STW A0, 0
- __ASSERT== __STW OV, 1
- __ASSERT== __STW OS, 1
- __STWRST
- L L#32768
- L 1
- /I
- __ASSERT== __ACCU 1, DW#16#00008000
- __ASSERT== __STW A1, 0
- __ASSERT== __STW A0, 1
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L 18
- L 4
- /I
- __ASSERT== __ACCU 1, DW#16#00020004
- __ASSERT== __STW A1, 1
- __ASSERT== __STW A0, 0
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L L#32768
- L L#32768
- +I
- __ASSERT== __ACCU 1, 0
- __ASSERT== __STW A1, 0
- __ASSERT== __STW A0, 0
- __ASSERT== __STW OV, 1
- __ASSERT== __STW OS, 1
- __STWRST
- L 1
- L 0
- /I
- __ASSERT== __ACCU 1, 0
- __ASSERT== __STW A1, 1
- __ASSERT== __STW A0, 1
- __ASSERT== __STW OV, 1
- __ASSERT== __STW OS, 1
- __STWRST
- L 1000
- L 500
- /I
- __ASSERT== __ACCU 1, 2
- __ASSERT== __STW A0, 0
- __ASSERT== __STW A1, 1
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L 1010
- L 500
- /I
- __ASSERT== __ACCU 1, DW#16#000A0002
- __ASSERT== __STW A0, 0
- __ASSERT== __STW A1, 1
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L 1010
- L -500
- /I
- __ASSERT== __ACCU 1, DW#16#000AFFFE
- __ASSERT== __STW A0, 1
- __ASSERT== __STW A1, 0
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L -1010
- L 500
- /I
- __ASSERT== __ACCU 1, DW#16#FFF6FFFE
- __ASSERT== __STW A0, 1
- __ASSERT== __STW A1, 0
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L -1010
- L -500
- /I
- __ASSERT== __ACCU 1, DW#16#FFF60002
- __ASSERT== __STW A0, 0
- __ASSERT== __STW A1, 1
- __ASSERT== __STW OV, 0
- __ASSERT== __STW OS, 0
- __STWRST
- L -32768
- L -1
- /I
- __ASSERT== __ACCU 1, DW#16#00008000
- __ASSERT== __STW A0, 0
- __ASSERT== __STW A1, 1
- __ASSERT== __STW OV, 1
- __ASSERT== __STW OS, 1
- CALL SFC 46 // STOP CPU
|