tm6000-stds.c 22 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257258259260261262263264265266267268269270271272273274275276277278279280281282283284285286287288289290291292293294295296297298299300301302303304305306307308309310311312313314315316317318319320321322323324325326327328329330331332333334335336337338339340341342343344345346347348349350351352353354355356357358359360361362363364365366367368369370371372373374375376377378379380381382383384385386387388389390391392393394395396397398399400401402403404405406407408409410411412413414415416417418419420421422423424425426427428429430431432433434435436437438439440441442443444445446447448449450451452453454455456457458459460461462463464465466467468469470471472473474475476477478479480481482483484485486487488489490491492493494495496497498499500501502503504505506507508509510511512513514515516517518519520521522523524525526527528529530531532533534535536537538539540541542543544545546547548549550551552553554555556557558559560561562563564565566567568569570571572573574575576577578579580581582583584585586587588589590591592593594595596597598599600601602603604605606607608609610611612613614615616617618619620621622623624
  1. // SPDX-License-Identifier: GPL-2.0
  2. // tm6000-stds.c - driver for TM5600/TM6000/TM6010 USB video capture devices
  3. //
  4. // Copyright (c) 2007 Mauro Carvalho Chehab <mchehab@kernel.org>
  5. #include <linux/module.h>
  6. #include <linux/kernel.h>
  7. #include "tm6000.h"
  8. #include "tm6000-regs.h"
  9. static unsigned int tm6010_a_mode;
  10. module_param(tm6010_a_mode, int, 0644);
  11. MODULE_PARM_DESC(tm6010_a_mode, "set tm6010 sif audio mode");
  12. struct tm6000_reg_settings {
  13. unsigned char req;
  14. unsigned char reg;
  15. unsigned char value;
  16. };
  17. struct tm6000_std_settings {
  18. v4l2_std_id id;
  19. struct tm6000_reg_settings *common;
  20. };
  21. static struct tm6000_reg_settings composite_pal_m[] = {
  22. { TM6010_REQ07_R3F_RESET, 0x01 },
  23. { TM6010_REQ07_R00_VIDEO_CONTROL0, 0x04 },
  24. { TM6010_REQ07_R01_VIDEO_CONTROL1, 0x0e },
  25. { TM6010_REQ07_R02_VIDEO_CONTROL2, 0x5f },
  26. { TM6010_REQ07_R03_YC_SEP_CONTROL, 0x00 },
  27. { TM6010_REQ07_R07_OUTPUT_CONTROL, 0x31 },
  28. { TM6010_REQ07_R18_CHROMA_DTO_INCREMENT3, 0x1e },
  29. { TM6010_REQ07_R19_CHROMA_DTO_INCREMENT2, 0x83 },
  30. { TM6010_REQ07_R1A_CHROMA_DTO_INCREMENT1, 0x0a },
  31. { TM6010_REQ07_R1B_CHROMA_DTO_INCREMENT0, 0xe0 },
  32. { TM6010_REQ07_R1C_HSYNC_DTO_INCREMENT3, 0x1c },
  33. { TM6010_REQ07_R1D_HSYNC_DTO_INCREMENT2, 0xcc },
  34. { TM6010_REQ07_R1E_HSYNC_DTO_INCREMENT1, 0xcc },
  35. { TM6010_REQ07_R1F_HSYNC_DTO_INCREMENT0, 0xcd },
  36. { TM6010_REQ07_R2E_ACTIVE_VIDEO_HSTART, 0x88 },
  37. { TM6010_REQ07_R30_ACTIVE_VIDEO_VSTART, 0x20 },
  38. { TM6010_REQ07_R31_ACTIVE_VIDEO_VHIGHT, 0x61 },
  39. { TM6010_REQ07_R33_VSYNC_HLOCK_MAX, 0x0c },
  40. { TM6010_REQ07_R35_VSYNC_AGC_MAX, 0x1c },
  41. { TM6010_REQ07_R82_COMB_FILTER_CONFIG, 0x52 },
  42. { TM6010_REQ07_R83_CHROMA_LOCK_CONFIG, 0x6f },
  43. { TM6010_REQ07_R04_LUMA_HAGC_CONTROL, 0xdc },
  44. { TM6010_REQ07_R0D_CHROMA_KILL_LEVEL, 0x07 },
  45. { TM6010_REQ07_R3F_RESET, 0x00 },
  46. { 0, 0, 0 }
  47. };
  48. static struct tm6000_reg_settings composite_pal_nc[] = {
  49. { TM6010_REQ07_R3F_RESET, 0x01 },
  50. { TM6010_REQ07_R00_VIDEO_CONTROL0, 0x36 },
  51. { TM6010_REQ07_R01_VIDEO_CONTROL1, 0x0e },
  52. { TM6010_REQ07_R02_VIDEO_CONTROL2, 0x5f },
  53. { TM6010_REQ07_R03_YC_SEP_CONTROL, 0x02 },
  54. { TM6010_REQ07_R07_OUTPUT_CONTROL, 0x31 },
  55. { TM6010_REQ07_R18_CHROMA_DTO_INCREMENT3, 0x1e },
  56. { TM6010_REQ07_R19_CHROMA_DTO_INCREMENT2, 0x91 },
  57. { TM6010_REQ07_R1A_CHROMA_DTO_INCREMENT1, 0x1f },
  58. { TM6010_REQ07_R1B_CHROMA_DTO_INCREMENT0, 0x0c },
  59. { TM6010_REQ07_R1C_HSYNC_DTO_INCREMENT3, 0x1c },
  60. { TM6010_REQ07_R1D_HSYNC_DTO_INCREMENT2, 0xcc },
  61. { TM6010_REQ07_R1E_HSYNC_DTO_INCREMENT1, 0xcc },
  62. { TM6010_REQ07_R1F_HSYNC_DTO_INCREMENT0, 0xcd },
  63. { TM6010_REQ07_R2E_ACTIVE_VIDEO_HSTART, 0x8c },
  64. { TM6010_REQ07_R30_ACTIVE_VIDEO_VSTART, 0x2c },
  65. { TM6010_REQ07_R31_ACTIVE_VIDEO_VHIGHT, 0xc1 },
  66. { TM6010_REQ07_R33_VSYNC_HLOCK_MAX, 0x0c },
  67. { TM6010_REQ07_R35_VSYNC_AGC_MAX, 0x1c },
  68. { TM6010_REQ07_R82_COMB_FILTER_CONFIG, 0x52 },
  69. { TM6010_REQ07_R83_CHROMA_LOCK_CONFIG, 0x6f },
  70. { TM6010_REQ07_R04_LUMA_HAGC_CONTROL, 0xdc },
  71. { TM6010_REQ07_R0D_CHROMA_KILL_LEVEL, 0x07 },
  72. { TM6010_REQ07_R3F_RESET, 0x00 },
  73. { 0, 0, 0 }
  74. };
  75. static struct tm6000_reg_settings composite_pal[] = {
  76. { TM6010_REQ07_R3F_RESET, 0x01 },
  77. { TM6010_REQ07_R00_VIDEO_CONTROL0, 0x32 },
  78. { TM6010_REQ07_R01_VIDEO_CONTROL1, 0x0e },
  79. { TM6010_REQ07_R02_VIDEO_CONTROL2, 0x5f },
  80. { TM6010_REQ07_R03_YC_SEP_CONTROL, 0x02 },
  81. { TM6010_REQ07_R07_OUTPUT_CONTROL, 0x31 },
  82. { TM6010_REQ07_R18_CHROMA_DTO_INCREMENT3, 0x25 },
  83. { TM6010_REQ07_R19_CHROMA_DTO_INCREMENT2, 0xd5 },
  84. { TM6010_REQ07_R1A_CHROMA_DTO_INCREMENT1, 0x63 },
  85. { TM6010_REQ07_R1B_CHROMA_DTO_INCREMENT0, 0x50 },
  86. { TM6010_REQ07_R1C_HSYNC_DTO_INCREMENT3, 0x1c },
  87. { TM6010_REQ07_R1D_HSYNC_DTO_INCREMENT2, 0xcc },
  88. { TM6010_REQ07_R1E_HSYNC_DTO_INCREMENT1, 0xcc },
  89. { TM6010_REQ07_R1F_HSYNC_DTO_INCREMENT0, 0xcd },
  90. { TM6010_REQ07_R2E_ACTIVE_VIDEO_HSTART, 0x8c },
  91. { TM6010_REQ07_R30_ACTIVE_VIDEO_VSTART, 0x2c },
  92. { TM6010_REQ07_R31_ACTIVE_VIDEO_VHIGHT, 0xc1 },
  93. { TM6010_REQ07_R33_VSYNC_HLOCK_MAX, 0x0c },
  94. { TM6010_REQ07_R35_VSYNC_AGC_MAX, 0x1c },
  95. { TM6010_REQ07_R82_COMB_FILTER_CONFIG, 0x52 },
  96. { TM6010_REQ07_R83_CHROMA_LOCK_CONFIG, 0x6f },
  97. { TM6010_REQ07_R04_LUMA_HAGC_CONTROL, 0xdc },
  98. { TM6010_REQ07_R0D_CHROMA_KILL_LEVEL, 0x07 },
  99. { TM6010_REQ07_R3F_RESET, 0x00 },
  100. { 0, 0, 0 }
  101. };
  102. static struct tm6000_reg_settings composite_secam[] = {
  103. { TM6010_REQ07_R3F_RESET, 0x01 },
  104. { TM6010_REQ07_R00_VIDEO_CONTROL0, 0x38 },
  105. { TM6010_REQ07_R01_VIDEO_CONTROL1, 0x0e },
  106. { TM6010_REQ07_R02_VIDEO_CONTROL2, 0x5f },
  107. { TM6010_REQ07_R03_YC_SEP_CONTROL, 0x02 },
  108. { TM6010_REQ07_R07_OUTPUT_CONTROL, 0x31 },
  109. { TM6010_REQ07_R18_CHROMA_DTO_INCREMENT3, 0x24 },
  110. { TM6010_REQ07_R19_CHROMA_DTO_INCREMENT2, 0x92 },
  111. { TM6010_REQ07_R1A_CHROMA_DTO_INCREMENT1, 0xe8 },
  112. { TM6010_REQ07_R1B_CHROMA_DTO_INCREMENT0, 0xed },
  113. { TM6010_REQ07_R1C_HSYNC_DTO_INCREMENT3, 0x1c },
  114. { TM6010_REQ07_R1D_HSYNC_DTO_INCREMENT2, 0xcc },
  115. { TM6010_REQ07_R1E_HSYNC_DTO_INCREMENT1, 0xcc },
  116. { TM6010_REQ07_R1F_HSYNC_DTO_INCREMENT0, 0xcd },
  117. { TM6010_REQ07_R2E_ACTIVE_VIDEO_HSTART, 0x8c },
  118. { TM6010_REQ07_R30_ACTIVE_VIDEO_VSTART, 0x2c },
  119. { TM6010_REQ07_R31_ACTIVE_VIDEO_VHIGHT, 0xc1 },
  120. { TM6010_REQ07_R33_VSYNC_HLOCK_MAX, 0x2c },
  121. { TM6010_REQ07_R35_VSYNC_AGC_MAX, 0x18 },
  122. { TM6010_REQ07_R82_COMB_FILTER_CONFIG, 0x42 },
  123. { TM6010_REQ07_R83_CHROMA_LOCK_CONFIG, 0xff },
  124. { TM6010_REQ07_R0D_CHROMA_KILL_LEVEL, 0x07 },
  125. { TM6010_REQ07_R3F_RESET, 0x00 },
  126. { 0, 0, 0 }
  127. };
  128. static struct tm6000_reg_settings composite_ntsc[] = {
  129. { TM6010_REQ07_R3F_RESET, 0x01 },
  130. { TM6010_REQ07_R00_VIDEO_CONTROL0, 0x00 },
  131. { TM6010_REQ07_R01_VIDEO_CONTROL1, 0x0f },
  132. { TM6010_REQ07_R02_VIDEO_CONTROL2, 0x5f },
  133. { TM6010_REQ07_R03_YC_SEP_CONTROL, 0x00 },
  134. { TM6010_REQ07_R07_OUTPUT_CONTROL, 0x31 },
  135. { TM6010_REQ07_R18_CHROMA_DTO_INCREMENT3, 0x1e },
  136. { TM6010_REQ07_R19_CHROMA_DTO_INCREMENT2, 0x8b },
  137. { TM6010_REQ07_R1A_CHROMA_DTO_INCREMENT1, 0xa2 },
  138. { TM6010_REQ07_R1B_CHROMA_DTO_INCREMENT0, 0xe9 },
  139. { TM6010_REQ07_R1C_HSYNC_DTO_INCREMENT3, 0x1c },
  140. { TM6010_REQ07_R1D_HSYNC_DTO_INCREMENT2, 0xcc },
  141. { TM6010_REQ07_R1E_HSYNC_DTO_INCREMENT1, 0xcc },
  142. { TM6010_REQ07_R1F_HSYNC_DTO_INCREMENT0, 0xcd },
  143. { TM6010_REQ07_R2E_ACTIVE_VIDEO_HSTART, 0x88 },
  144. { TM6010_REQ07_R30_ACTIVE_VIDEO_VSTART, 0x22 },
  145. { TM6010_REQ07_R31_ACTIVE_VIDEO_VHIGHT, 0x61 },
  146. { TM6010_REQ07_R33_VSYNC_HLOCK_MAX, 0x1c },
  147. { TM6010_REQ07_R35_VSYNC_AGC_MAX, 0x1c },
  148. { TM6010_REQ07_R82_COMB_FILTER_CONFIG, 0x42 },
  149. { TM6010_REQ07_R83_CHROMA_LOCK_CONFIG, 0x6f },
  150. { TM6010_REQ07_R04_LUMA_HAGC_CONTROL, 0xdd },
  151. { TM6010_REQ07_R0D_CHROMA_KILL_LEVEL, 0x07 },
  152. { TM6010_REQ07_R3F_RESET, 0x00 },
  153. { 0, 0, 0 }
  154. };
  155. static struct tm6000_std_settings composite_stds[] = {
  156. { .id = V4L2_STD_PAL_M, .common = composite_pal_m, },
  157. { .id = V4L2_STD_PAL_Nc, .common = composite_pal_nc, },
  158. { .id = V4L2_STD_PAL, .common = composite_pal, },
  159. { .id = V4L2_STD_SECAM, .common = composite_secam, },
  160. { .id = V4L2_STD_NTSC, .common = composite_ntsc, },
  161. };
  162. static struct tm6000_reg_settings svideo_pal_m[] = {
  163. { TM6010_REQ07_R3F_RESET, 0x01 },
  164. { TM6010_REQ07_R00_VIDEO_CONTROL0, 0x05 },
  165. { TM6010_REQ07_R01_VIDEO_CONTROL1, 0x0e },
  166. { TM6010_REQ07_R02_VIDEO_CONTROL2, 0x5f },
  167. { TM6010_REQ07_R03_YC_SEP_CONTROL, 0x04 },
  168. { TM6010_REQ07_R07_OUTPUT_CONTROL, 0x31 },
  169. { TM6010_REQ07_R18_CHROMA_DTO_INCREMENT3, 0x1e },
  170. { TM6010_REQ07_R19_CHROMA_DTO_INCREMENT2, 0x83 },
  171. { TM6010_REQ07_R1A_CHROMA_DTO_INCREMENT1, 0x0a },
  172. { TM6010_REQ07_R1B_CHROMA_DTO_INCREMENT0, 0xe0 },
  173. { TM6010_REQ07_R1C_HSYNC_DTO_INCREMENT3, 0x1c },
  174. { TM6010_REQ07_R1D_HSYNC_DTO_INCREMENT2, 0xcc },
  175. { TM6010_REQ07_R1E_HSYNC_DTO_INCREMENT1, 0xcc },
  176. { TM6010_REQ07_R1F_HSYNC_DTO_INCREMENT0, 0xcd },
  177. { TM6010_REQ07_R2E_ACTIVE_VIDEO_HSTART, 0x88 },
  178. { TM6010_REQ07_R30_ACTIVE_VIDEO_VSTART, 0x22 },
  179. { TM6010_REQ07_R31_ACTIVE_VIDEO_VHIGHT, 0x61 },
  180. { TM6010_REQ07_R33_VSYNC_HLOCK_MAX, 0x0c },
  181. { TM6010_REQ07_R35_VSYNC_AGC_MAX, 0x1c },
  182. { TM6010_REQ07_R82_COMB_FILTER_CONFIG, 0x52 },
  183. { TM6010_REQ07_R83_CHROMA_LOCK_CONFIG, 0x6f },
  184. { TM6010_REQ07_R04_LUMA_HAGC_CONTROL, 0xdc },
  185. { TM6010_REQ07_R0D_CHROMA_KILL_LEVEL, 0x07 },
  186. { TM6010_REQ07_R3F_RESET, 0x00 },
  187. { 0, 0, 0 }
  188. };
  189. static struct tm6000_reg_settings svideo_pal_nc[] = {
  190. { TM6010_REQ07_R3F_RESET, 0x01 },
  191. { TM6010_REQ07_R00_VIDEO_CONTROL0, 0x37 },
  192. { TM6010_REQ07_R01_VIDEO_CONTROL1, 0x0e },
  193. { TM6010_REQ07_R02_VIDEO_CONTROL2, 0x5f },
  194. { TM6010_REQ07_R03_YC_SEP_CONTROL, 0x04 },
  195. { TM6010_REQ07_R07_OUTPUT_CONTROL, 0x31 },
  196. { TM6010_REQ07_R18_CHROMA_DTO_INCREMENT3, 0x1e },
  197. { TM6010_REQ07_R19_CHROMA_DTO_INCREMENT2, 0x91 },
  198. { TM6010_REQ07_R1A_CHROMA_DTO_INCREMENT1, 0x1f },
  199. { TM6010_REQ07_R1B_CHROMA_DTO_INCREMENT0, 0x0c },
  200. { TM6010_REQ07_R1C_HSYNC_DTO_INCREMENT3, 0x1c },
  201. { TM6010_REQ07_R1D_HSYNC_DTO_INCREMENT2, 0xcc },
  202. { TM6010_REQ07_R1E_HSYNC_DTO_INCREMENT1, 0xcc },
  203. { TM6010_REQ07_R1F_HSYNC_DTO_INCREMENT0, 0xcd },
  204. { TM6010_REQ07_R2E_ACTIVE_VIDEO_HSTART, 0x88 },
  205. { TM6010_REQ07_R30_ACTIVE_VIDEO_VSTART, 0x22 },
  206. { TM6010_REQ07_R31_ACTIVE_VIDEO_VHIGHT, 0xc1 },
  207. { TM6010_REQ07_R33_VSYNC_HLOCK_MAX, 0x0c },
  208. { TM6010_REQ07_R35_VSYNC_AGC_MAX, 0x1c },
  209. { TM6010_REQ07_R82_COMB_FILTER_CONFIG, 0x52 },
  210. { TM6010_REQ07_R83_CHROMA_LOCK_CONFIG, 0x6f },
  211. { TM6010_REQ07_R04_LUMA_HAGC_CONTROL, 0xdc },
  212. { TM6010_REQ07_R0D_CHROMA_KILL_LEVEL, 0x07 },
  213. { TM6010_REQ07_R3F_RESET, 0x00 },
  214. { 0, 0, 0 }
  215. };
  216. static struct tm6000_reg_settings svideo_pal[] = {
  217. { TM6010_REQ07_R3F_RESET, 0x01 },
  218. { TM6010_REQ07_R00_VIDEO_CONTROL0, 0x33 },
  219. { TM6010_REQ07_R01_VIDEO_CONTROL1, 0x0e },
  220. { TM6010_REQ07_R02_VIDEO_CONTROL2, 0x5f },
  221. { TM6010_REQ07_R03_YC_SEP_CONTROL, 0x04 },
  222. { TM6010_REQ07_R07_OUTPUT_CONTROL, 0x30 },
  223. { TM6010_REQ07_R18_CHROMA_DTO_INCREMENT3, 0x25 },
  224. { TM6010_REQ07_R19_CHROMA_DTO_INCREMENT2, 0xd5 },
  225. { TM6010_REQ07_R1A_CHROMA_DTO_INCREMENT1, 0x63 },
  226. { TM6010_REQ07_R1B_CHROMA_DTO_INCREMENT0, 0x50 },
  227. { TM6010_REQ07_R1C_HSYNC_DTO_INCREMENT3, 0x1c },
  228. { TM6010_REQ07_R1D_HSYNC_DTO_INCREMENT2, 0xcc },
  229. { TM6010_REQ07_R1E_HSYNC_DTO_INCREMENT1, 0xcc },
  230. { TM6010_REQ07_R1F_HSYNC_DTO_INCREMENT0, 0xcd },
  231. { TM6010_REQ07_R2E_ACTIVE_VIDEO_HSTART, 0x8c },
  232. { TM6010_REQ07_R30_ACTIVE_VIDEO_VSTART, 0x2a },
  233. { TM6010_REQ07_R31_ACTIVE_VIDEO_VHIGHT, 0xc1 },
  234. { TM6010_REQ07_R33_VSYNC_HLOCK_MAX, 0x0c },
  235. { TM6010_REQ07_R35_VSYNC_AGC_MAX, 0x1c },
  236. { TM6010_REQ07_R82_COMB_FILTER_CONFIG, 0x52 },
  237. { TM6010_REQ07_R83_CHROMA_LOCK_CONFIG, 0x6f },
  238. { TM6010_REQ07_R04_LUMA_HAGC_CONTROL, 0xdc },
  239. { TM6010_REQ07_R0D_CHROMA_KILL_LEVEL, 0x07 },
  240. { TM6010_REQ07_R3F_RESET, 0x00 },
  241. { 0, 0, 0 }
  242. };
  243. static struct tm6000_reg_settings svideo_secam[] = {
  244. { TM6010_REQ07_R3F_RESET, 0x01 },
  245. { TM6010_REQ07_R00_VIDEO_CONTROL0, 0x39 },
  246. { TM6010_REQ07_R01_VIDEO_CONTROL1, 0x0e },
  247. { TM6010_REQ07_R02_VIDEO_CONTROL2, 0x5f },
  248. { TM6010_REQ07_R03_YC_SEP_CONTROL, 0x03 },
  249. { TM6010_REQ07_R07_OUTPUT_CONTROL, 0x31 },
  250. { TM6010_REQ07_R18_CHROMA_DTO_INCREMENT3, 0x24 },
  251. { TM6010_REQ07_R19_CHROMA_DTO_INCREMENT2, 0x92 },
  252. { TM6010_REQ07_R1A_CHROMA_DTO_INCREMENT1, 0xe8 },
  253. { TM6010_REQ07_R1B_CHROMA_DTO_INCREMENT0, 0xed },
  254. { TM6010_REQ07_R1C_HSYNC_DTO_INCREMENT3, 0x1c },
  255. { TM6010_REQ07_R1D_HSYNC_DTO_INCREMENT2, 0xcc },
  256. { TM6010_REQ07_R1E_HSYNC_DTO_INCREMENT1, 0xcc },
  257. { TM6010_REQ07_R1F_HSYNC_DTO_INCREMENT0, 0xcd },
  258. { TM6010_REQ07_R2E_ACTIVE_VIDEO_HSTART, 0x8c },
  259. { TM6010_REQ07_R30_ACTIVE_VIDEO_VSTART, 0x2a },
  260. { TM6010_REQ07_R31_ACTIVE_VIDEO_VHIGHT, 0xc1 },
  261. { TM6010_REQ07_R33_VSYNC_HLOCK_MAX, 0x2c },
  262. { TM6010_REQ07_R35_VSYNC_AGC_MAX, 0x18 },
  263. { TM6010_REQ07_R82_COMB_FILTER_CONFIG, 0x42 },
  264. { TM6010_REQ07_R83_CHROMA_LOCK_CONFIG, 0xff },
  265. { TM6010_REQ07_R0D_CHROMA_KILL_LEVEL, 0x07 },
  266. { TM6010_REQ07_R3F_RESET, 0x00 },
  267. { 0, 0, 0 }
  268. };
  269. static struct tm6000_reg_settings svideo_ntsc[] = {
  270. { TM6010_REQ07_R3F_RESET, 0x01 },
  271. { TM6010_REQ07_R00_VIDEO_CONTROL0, 0x01 },
  272. { TM6010_REQ07_R01_VIDEO_CONTROL1, 0x0f },
  273. { TM6010_REQ07_R02_VIDEO_CONTROL2, 0x5f },
  274. { TM6010_REQ07_R03_YC_SEP_CONTROL, 0x03 },
  275. { TM6010_REQ07_R07_OUTPUT_CONTROL, 0x30 },
  276. { TM6010_REQ07_R17_HLOOP_MAXSTATE, 0x8b },
  277. { TM6010_REQ07_R18_CHROMA_DTO_INCREMENT3, 0x1e },
  278. { TM6010_REQ07_R19_CHROMA_DTO_INCREMENT2, 0x8b },
  279. { TM6010_REQ07_R1A_CHROMA_DTO_INCREMENT1, 0xa2 },
  280. { TM6010_REQ07_R1B_CHROMA_DTO_INCREMENT0, 0xe9 },
  281. { TM6010_REQ07_R1C_HSYNC_DTO_INCREMENT3, 0x1c },
  282. { TM6010_REQ07_R1D_HSYNC_DTO_INCREMENT2, 0xcc },
  283. { TM6010_REQ07_R1E_HSYNC_DTO_INCREMENT1, 0xcc },
  284. { TM6010_REQ07_R1F_HSYNC_DTO_INCREMENT0, 0xcd },
  285. { TM6010_REQ07_R2E_ACTIVE_VIDEO_HSTART, 0x88 },
  286. { TM6010_REQ07_R30_ACTIVE_VIDEO_VSTART, 0x22 },
  287. { TM6010_REQ07_R31_ACTIVE_VIDEO_VHIGHT, 0x61 },
  288. { TM6010_REQ07_R33_VSYNC_HLOCK_MAX, 0x1c },
  289. { TM6010_REQ07_R35_VSYNC_AGC_MAX, 0x1c },
  290. { TM6010_REQ07_R82_COMB_FILTER_CONFIG, 0x42 },
  291. { TM6010_REQ07_R83_CHROMA_LOCK_CONFIG, 0x6f },
  292. { TM6010_REQ07_R04_LUMA_HAGC_CONTROL, 0xdd },
  293. { TM6010_REQ07_R0D_CHROMA_KILL_LEVEL, 0x07 },
  294. { TM6010_REQ07_R3F_RESET, 0x00 },
  295. { 0, 0, 0 }
  296. };
  297. static struct tm6000_std_settings svideo_stds[] = {
  298. { .id = V4L2_STD_PAL_M, .common = svideo_pal_m, },
  299. { .id = V4L2_STD_PAL_Nc, .common = svideo_pal_nc, },
  300. { .id = V4L2_STD_PAL, .common = svideo_pal, },
  301. { .id = V4L2_STD_SECAM, .common = svideo_secam, },
  302. { .id = V4L2_STD_NTSC, .common = svideo_ntsc, },
  303. };
  304. static int tm6000_set_audio_std(struct tm6000_core *dev)
  305. {
  306. uint8_t areg_02 = 0x04; /* GC1 Fixed gain 0dB */
  307. uint8_t areg_05 = 0x01; /* Auto 4.5 = M Japan, Auto 6.5 = DK */
  308. uint8_t areg_06 = 0x02; /* Auto de-emphasis, mannual channel mode */
  309. if (dev->radio) {
  310. tm6000_set_reg(dev, TM6010_REQ08_R01_A_INIT, 0x00);
  311. tm6000_set_reg(dev, TM6010_REQ08_R02_A_FIX_GAIN_CTRL, 0x04);
  312. tm6000_set_reg(dev, TM6010_REQ08_R03_A_AUTO_GAIN_CTRL, 0x00);
  313. tm6000_set_reg(dev, TM6010_REQ08_R04_A_SIF_AMP_CTRL, 0x80);
  314. tm6000_set_reg(dev, TM6010_REQ08_R05_A_STANDARD_MOD, 0x0c);
  315. /* set mono or stereo */
  316. if (dev->amode == V4L2_TUNER_MODE_MONO)
  317. tm6000_set_reg(dev, TM6010_REQ08_R06_A_SOUND_MOD, 0x00);
  318. else if (dev->amode == V4L2_TUNER_MODE_STEREO)
  319. tm6000_set_reg(dev, TM6010_REQ08_R06_A_SOUND_MOD, 0x02);
  320. tm6000_set_reg(dev, TM6010_REQ08_R09_A_MAIN_VOL, 0x18);
  321. tm6000_set_reg(dev, TM6010_REQ08_R0C_A_ASD_THRES2, 0x0a);
  322. tm6000_set_reg(dev, TM6010_REQ08_R0D_A_AMD_THRES, 0x40);
  323. tm6000_set_reg(dev, TM6010_REQ08_RF1_AADC_POWER_DOWN, 0xfe);
  324. tm6000_set_reg(dev, TM6010_REQ08_R1E_A_GAIN_DEEMPH_OUT, 0x13);
  325. tm6000_set_reg(dev, TM6010_REQ08_R01_A_INIT, 0x80);
  326. tm6000_set_reg(dev, TM6010_REQ07_RFE_POWER_DOWN, 0xff);
  327. return 0;
  328. }
  329. /*
  330. * STD/MN shouldn't be affected by tm6010_a_mode, as there's just one
  331. * audio standard for each V4L2_STD type.
  332. */
  333. if ((dev->norm & V4L2_STD_NTSC) == V4L2_STD_NTSC_M_KR) {
  334. areg_05 |= 0x04;
  335. } else if ((dev->norm & V4L2_STD_NTSC) == V4L2_STD_NTSC_M_JP) {
  336. areg_05 |= 0x43;
  337. } else if (dev->norm & V4L2_STD_MN) {
  338. areg_05 |= 0x22;
  339. } else switch (tm6010_a_mode) {
  340. /* auto */
  341. case 0:
  342. if ((dev->norm & V4L2_STD_SECAM) == V4L2_STD_SECAM_L)
  343. areg_05 |= 0x00;
  344. else /* Other PAL/SECAM standards */
  345. areg_05 |= 0x10;
  346. break;
  347. /* A2 */
  348. case 1:
  349. if (dev->norm & V4L2_STD_DK)
  350. areg_05 = 0x09;
  351. else
  352. areg_05 = 0x05;
  353. break;
  354. /* NICAM */
  355. case 2:
  356. if (dev->norm & V4L2_STD_DK) {
  357. areg_05 = 0x06;
  358. } else if (dev->norm & V4L2_STD_PAL_I) {
  359. areg_05 = 0x08;
  360. } else if (dev->norm & V4L2_STD_SECAM_L) {
  361. areg_05 = 0x0a;
  362. areg_02 = 0x02;
  363. } else {
  364. areg_05 = 0x07;
  365. }
  366. break;
  367. /* other */
  368. case 3:
  369. if (dev->norm & V4L2_STD_DK) {
  370. areg_05 = 0x0b;
  371. } else {
  372. areg_05 = 0x02;
  373. }
  374. break;
  375. }
  376. tm6000_set_reg(dev, TM6010_REQ08_R01_A_INIT, 0x00);
  377. tm6000_set_reg(dev, TM6010_REQ08_R02_A_FIX_GAIN_CTRL, areg_02);
  378. tm6000_set_reg(dev, TM6010_REQ08_R03_A_AUTO_GAIN_CTRL, 0x00);
  379. tm6000_set_reg(dev, TM6010_REQ08_R04_A_SIF_AMP_CTRL, 0xa0);
  380. tm6000_set_reg(dev, TM6010_REQ08_R05_A_STANDARD_MOD, areg_05);
  381. tm6000_set_reg(dev, TM6010_REQ08_R06_A_SOUND_MOD, areg_06);
  382. tm6000_set_reg(dev, TM6010_REQ08_R07_A_LEFT_VOL, 0x00);
  383. tm6000_set_reg(dev, TM6010_REQ08_R08_A_RIGHT_VOL, 0x00);
  384. tm6000_set_reg(dev, TM6010_REQ08_R09_A_MAIN_VOL, 0x08);
  385. tm6000_set_reg(dev, TM6010_REQ08_R0A_A_I2S_MOD, 0x91);
  386. tm6000_set_reg(dev, TM6010_REQ08_R0B_A_ASD_THRES1, 0x20);
  387. tm6000_set_reg(dev, TM6010_REQ08_R0C_A_ASD_THRES2, 0x12);
  388. tm6000_set_reg(dev, TM6010_REQ08_R0D_A_AMD_THRES, 0x20);
  389. tm6000_set_reg(dev, TM6010_REQ08_R0E_A_MONO_THRES1, 0xf0);
  390. tm6000_set_reg(dev, TM6010_REQ08_R0F_A_MONO_THRES2, 0x80);
  391. tm6000_set_reg(dev, TM6010_REQ08_R10_A_MUTE_THRES1, 0xc0);
  392. tm6000_set_reg(dev, TM6010_REQ08_R11_A_MUTE_THRES2, 0x80);
  393. tm6000_set_reg(dev, TM6010_REQ08_R12_A_AGC_U, 0x12);
  394. tm6000_set_reg(dev, TM6010_REQ08_R13_A_AGC_ERR_T, 0xfe);
  395. tm6000_set_reg(dev, TM6010_REQ08_R14_A_AGC_GAIN_INIT, 0x20);
  396. tm6000_set_reg(dev, TM6010_REQ08_R15_A_AGC_STEP_THR, 0x14);
  397. tm6000_set_reg(dev, TM6010_REQ08_R16_A_AGC_GAIN_MAX, 0xfe);
  398. tm6000_set_reg(dev, TM6010_REQ08_R17_A_AGC_GAIN_MIN, 0x01);
  399. tm6000_set_reg(dev, TM6010_REQ08_R18_A_TR_CTRL, 0xa0);
  400. tm6000_set_reg(dev, TM6010_REQ08_R19_A_FH_2FH_GAIN, 0x32);
  401. tm6000_set_reg(dev, TM6010_REQ08_R1A_A_NICAM_SER_MAX, 0x64);
  402. tm6000_set_reg(dev, TM6010_REQ08_R1B_A_NICAM_SER_MIN, 0x20);
  403. tm6000_set_reg(dev, REQ_08_SET_GET_AVREG_BIT, 0x1c, 0x00);
  404. tm6000_set_reg(dev, REQ_08_SET_GET_AVREG_BIT, 0x1d, 0x00);
  405. tm6000_set_reg(dev, TM6010_REQ08_R1E_A_GAIN_DEEMPH_OUT, 0x13);
  406. tm6000_set_reg(dev, TM6010_REQ08_R1F_A_TEST_INTF_SEL, 0x00);
  407. tm6000_set_reg(dev, TM6010_REQ08_R20_A_TEST_PIN_SEL, 0x00);
  408. tm6000_set_reg(dev, TM6010_REQ08_R01_A_INIT, 0x80);
  409. return 0;
  410. }
  411. void tm6000_get_std_res(struct tm6000_core *dev)
  412. {
  413. /* Currently, those are the only supported resoltions */
  414. if (dev->norm & V4L2_STD_525_60)
  415. dev->height = 480;
  416. else
  417. dev->height = 576;
  418. dev->width = 720;
  419. }
  420. static int tm6000_load_std(struct tm6000_core *dev, struct tm6000_reg_settings *set)
  421. {
  422. int i, rc;
  423. /* Load board's initialization table */
  424. for (i = 0; set[i].req; i++) {
  425. rc = tm6000_set_reg(dev, set[i].req, set[i].reg, set[i].value);
  426. if (rc < 0) {
  427. printk(KERN_ERR "Error %i while setting req %d, reg %d to value %d\n",
  428. rc, set[i].req, set[i].reg, set[i].value);
  429. return rc;
  430. }
  431. }
  432. return 0;
  433. }
  434. int tm6000_set_standard(struct tm6000_core *dev)
  435. {
  436. struct tm6000_input *input;
  437. int i, rc = 0;
  438. u8 reg_07_fe = 0x8a;
  439. u8 reg_08_f1 = 0xfc;
  440. u8 reg_08_e2 = 0xf0;
  441. u8 reg_08_e6 = 0x0f;
  442. tm6000_get_std_res(dev);
  443. if (!dev->radio)
  444. input = &dev->vinput[dev->input];
  445. else
  446. input = &dev->rinput;
  447. if (dev->dev_type == TM6010) {
  448. switch (input->vmux) {
  449. case TM6000_VMUX_VIDEO_A:
  450. tm6000_set_reg(dev, TM6010_REQ08_RE3_ADC_IN1_SEL, 0xf4);
  451. tm6000_set_reg(dev, TM6010_REQ08_REA_BUFF_DRV_CTRL, 0xf1);
  452. tm6000_set_reg(dev, TM6010_REQ08_REB_SIF_GAIN_CTRL, 0xe0);
  453. tm6000_set_reg(dev, TM6010_REQ08_REC_REVERSE_YC_CTRL, 0xc2);
  454. tm6000_set_reg(dev, TM6010_REQ08_RED_GAIN_SEL, 0xe8);
  455. reg_07_fe |= 0x01;
  456. break;
  457. case TM6000_VMUX_VIDEO_B:
  458. tm6000_set_reg(dev, TM6010_REQ08_RE3_ADC_IN1_SEL, 0xf8);
  459. tm6000_set_reg(dev, TM6010_REQ08_REA_BUFF_DRV_CTRL, 0xf1);
  460. tm6000_set_reg(dev, TM6010_REQ08_REB_SIF_GAIN_CTRL, 0xe0);
  461. tm6000_set_reg(dev, TM6010_REQ08_REC_REVERSE_YC_CTRL, 0xc2);
  462. tm6000_set_reg(dev, TM6010_REQ08_RED_GAIN_SEL, 0xe8);
  463. reg_07_fe |= 0x01;
  464. break;
  465. case TM6000_VMUX_VIDEO_AB:
  466. tm6000_set_reg(dev, TM6010_REQ08_RE3_ADC_IN1_SEL, 0xfc);
  467. tm6000_set_reg(dev, TM6010_REQ08_RE4_ADC_IN2_SEL, 0xf8);
  468. reg_08_e6 = 0x00;
  469. tm6000_set_reg(dev, TM6010_REQ08_REA_BUFF_DRV_CTRL, 0xf2);
  470. tm6000_set_reg(dev, TM6010_REQ08_REB_SIF_GAIN_CTRL, 0xf0);
  471. tm6000_set_reg(dev, TM6010_REQ08_REC_REVERSE_YC_CTRL, 0xc2);
  472. tm6000_set_reg(dev, TM6010_REQ08_RED_GAIN_SEL, 0xe0);
  473. break;
  474. default:
  475. break;
  476. }
  477. switch (input->amux) {
  478. case TM6000_AMUX_ADC1:
  479. tm6000_set_reg_mask(dev, TM6010_REQ08_RF0_DAUDIO_INPUT_CONFIG,
  480. 0x00, 0x0f);
  481. /* Mux overflow workaround */
  482. tm6000_set_reg_mask(dev, TM6010_REQ07_R07_OUTPUT_CONTROL,
  483. 0x10, 0xf0);
  484. break;
  485. case TM6000_AMUX_ADC2:
  486. tm6000_set_reg_mask(dev, TM6010_REQ08_RF0_DAUDIO_INPUT_CONFIG,
  487. 0x08, 0x0f);
  488. /* Mux overflow workaround */
  489. tm6000_set_reg_mask(dev, TM6010_REQ07_R07_OUTPUT_CONTROL,
  490. 0x10, 0xf0);
  491. break;
  492. case TM6000_AMUX_SIF1:
  493. reg_08_e2 |= 0x02;
  494. reg_08_e6 = 0x08;
  495. reg_07_fe |= 0x40;
  496. reg_08_f1 |= 0x02;
  497. tm6000_set_reg(dev, TM6010_REQ08_RE4_ADC_IN2_SEL, 0xf3);
  498. tm6000_set_reg_mask(dev, TM6010_REQ08_RF0_DAUDIO_INPUT_CONFIG,
  499. 0x02, 0x0f);
  500. /* Mux overflow workaround */
  501. tm6000_set_reg_mask(dev, TM6010_REQ07_R07_OUTPUT_CONTROL,
  502. 0x30, 0xf0);
  503. break;
  504. case TM6000_AMUX_SIF2:
  505. reg_08_e2 |= 0x02;
  506. reg_08_e6 = 0x08;
  507. reg_07_fe |= 0x40;
  508. reg_08_f1 |= 0x02;
  509. tm6000_set_reg(dev, TM6010_REQ08_RE4_ADC_IN2_SEL, 0xf7);
  510. tm6000_set_reg_mask(dev, TM6010_REQ08_RF0_DAUDIO_INPUT_CONFIG,
  511. 0x02, 0x0f);
  512. /* Mux overflow workaround */
  513. tm6000_set_reg_mask(dev, TM6010_REQ07_R07_OUTPUT_CONTROL,
  514. 0x30, 0xf0);
  515. break;
  516. default:
  517. break;
  518. }
  519. tm6000_set_reg(dev, TM6010_REQ08_RE2_POWER_DOWN_CTRL1, reg_08_e2);
  520. tm6000_set_reg(dev, TM6010_REQ08_RE6_POWER_DOWN_CTRL2, reg_08_e6);
  521. tm6000_set_reg(dev, TM6010_REQ08_RF1_AADC_POWER_DOWN, reg_08_f1);
  522. tm6000_set_reg(dev, TM6010_REQ07_RFE_POWER_DOWN, reg_07_fe);
  523. } else {
  524. switch (input->vmux) {
  525. case TM6000_VMUX_VIDEO_A:
  526. tm6000_set_reg(dev, TM6000_REQ07_RE3_VADC_INP_LPF_SEL1, 0x10);
  527. tm6000_set_reg(dev, TM6000_REQ07_RE5_VADC_INP_LPF_SEL2, 0x00);
  528. tm6000_set_reg(dev, TM6000_REQ07_RE8_VADC_PWDOWN_CTL, 0x0f);
  529. tm6000_set_reg(dev,
  530. REQ_03_SET_GET_MCU_PIN, input->v_gpio, 0);
  531. break;
  532. case TM6000_VMUX_VIDEO_B:
  533. tm6000_set_reg(dev, TM6000_REQ07_RE3_VADC_INP_LPF_SEL1, 0x00);
  534. tm6000_set_reg(dev, TM6000_REQ07_RE5_VADC_INP_LPF_SEL2, 0x00);
  535. tm6000_set_reg(dev, TM6000_REQ07_RE8_VADC_PWDOWN_CTL, 0x0f);
  536. tm6000_set_reg(dev,
  537. REQ_03_SET_GET_MCU_PIN, input->v_gpio, 0);
  538. break;
  539. case TM6000_VMUX_VIDEO_AB:
  540. tm6000_set_reg(dev, TM6000_REQ07_RE3_VADC_INP_LPF_SEL1, 0x10);
  541. tm6000_set_reg(dev, TM6000_REQ07_RE5_VADC_INP_LPF_SEL2, 0x10);
  542. tm6000_set_reg(dev, TM6000_REQ07_RE8_VADC_PWDOWN_CTL, 0x00);
  543. tm6000_set_reg(dev,
  544. REQ_03_SET_GET_MCU_PIN, input->v_gpio, 1);
  545. break;
  546. default:
  547. break;
  548. }
  549. switch (input->amux) {
  550. case TM6000_AMUX_ADC1:
  551. tm6000_set_reg_mask(dev,
  552. TM6000_REQ07_REB_VADC_AADC_MODE, 0x00, 0x0f);
  553. break;
  554. case TM6000_AMUX_ADC2:
  555. tm6000_set_reg_mask(dev,
  556. TM6000_REQ07_REB_VADC_AADC_MODE, 0x04, 0x0f);
  557. break;
  558. default:
  559. break;
  560. }
  561. }
  562. if (input->type == TM6000_INPUT_SVIDEO) {
  563. for (i = 0; i < ARRAY_SIZE(svideo_stds); i++) {
  564. if (dev->norm & svideo_stds[i].id) {
  565. rc = tm6000_load_std(dev, svideo_stds[i].common);
  566. goto ret;
  567. }
  568. }
  569. return -EINVAL;
  570. } else {
  571. for (i = 0; i < ARRAY_SIZE(composite_stds); i++) {
  572. if (dev->norm & composite_stds[i].id) {
  573. rc = tm6000_load_std(dev, composite_stds[i].common);
  574. goto ret;
  575. }
  576. }
  577. return -EINVAL;
  578. }
  579. ret:
  580. if (rc < 0)
  581. return rc;
  582. if ((dev->dev_type == TM6010) &&
  583. ((input->amux == TM6000_AMUX_SIF1) ||
  584. (input->amux == TM6000_AMUX_SIF2)))
  585. tm6000_set_audio_std(dev);
  586. msleep(40);
  587. return 0;
  588. }