m528xsim.h 9.4 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778798081828384858687888990919293949596979899100101102103104105106107108109110111112113114115116117118119120121122123124125126127128129130131132133134135136137138139140141142143144145146147148149150151152153154155156157158159160161162163164165166167168169170171172173174175176177178179180181182183184185186187188189190191192193194195196197198199200201202203204205206207208209210211212213214215216217218219220221222223224225226227228229230231232233234235236237238239240241242243244245246247248249250251252253254255256257
  1. /* SPDX-License-Identifier: GPL-2.0 */
  2. /****************************************************************************/
  3. /*
  4. * m528xsim.h -- ColdFire 5280/5282 System Integration Module support.
  5. *
  6. * (C) Copyright 2003, Greg Ungerer (gerg@snapgear.com)
  7. */
  8. /****************************************************************************/
  9. #ifndef m528xsim_h
  10. #define m528xsim_h
  11. /****************************************************************************/
  12. #define CPU_NAME "COLDFIRE(m528x)"
  13. #define CPU_INSTR_PER_JIFFY 3
  14. #define MCF_BUSCLK MCF_CLK
  15. #include <asm/m52xxacr.h>
  16. /*
  17. * Define the 5280/5282 SIM register set addresses.
  18. */
  19. #define MCFICM_INTC0 (MCF_IPSBAR + 0x0c00) /* Base for Interrupt Ctrl 0 */
  20. #define MCFICM_INTC1 (MCF_IPSBAR + 0x0d00) /* Base for Interrupt Ctrl 0 */
  21. #define MCFINTC_IPRH 0x00 /* Interrupt pending 32-63 */
  22. #define MCFINTC_IPRL 0x04 /* Interrupt pending 1-31 */
  23. #define MCFINTC_IMRH 0x08 /* Interrupt mask 32-63 */
  24. #define MCFINTC_IMRL 0x0c /* Interrupt mask 1-31 */
  25. #define MCFINTC_INTFRCH 0x10 /* Interrupt force 32-63 */
  26. #define MCFINTC_INTFRCL 0x14 /* Interrupt force 1-31 */
  27. #define MCFINTC_IRLR 0x18 /* */
  28. #define MCFINTC_IACKL 0x19 /* */
  29. #define MCFINTC_ICR0 0x40 /* Base ICR register */
  30. #define MCFINT_VECBASE 64 /* Vector base number */
  31. #define MCFINT_UART0 13 /* Interrupt number for UART0 */
  32. #define MCFINT_UART1 14 /* Interrupt number for UART1 */
  33. #define MCFINT_UART2 15 /* Interrupt number for UART2 */
  34. #define MCFINT_I2C0 17 /* Interrupt number for I2C */
  35. #define MCFINT_QSPI 18 /* Interrupt number for QSPI */
  36. #define MCFINT_FECRX0 23 /* Interrupt number for FEC */
  37. #define MCFINT_FECTX0 27 /* Interrupt number for FEC */
  38. #define MCFINT_FECENTC0 29 /* Interrupt number for FEC */
  39. #define MCFINT_PIT1 55 /* Interrupt number for PIT1 */
  40. #define MCF_IRQ_UART0 (MCFINT_VECBASE + MCFINT_UART0)
  41. #define MCF_IRQ_UART1 (MCFINT_VECBASE + MCFINT_UART1)
  42. #define MCF_IRQ_UART2 (MCFINT_VECBASE + MCFINT_UART2)
  43. #define MCF_IRQ_FECRX0 (MCFINT_VECBASE + MCFINT_FECRX0)
  44. #define MCF_IRQ_FECTX0 (MCFINT_VECBASE + MCFINT_FECTX0)
  45. #define MCF_IRQ_FECENTC0 (MCFINT_VECBASE + MCFINT_FECENTC0)
  46. #define MCF_IRQ_QSPI (MCFINT_VECBASE + MCFINT_QSPI)
  47. #define MCF_IRQ_PIT1 (MCFINT_VECBASE + MCFINT_PIT1)
  48. #define MCF_IRQ_I2C0 (MCFINT_VECBASE + MCFINT_I2C0)
  49. /*
  50. * SDRAM configuration registers.
  51. */
  52. #define MCFSIM_DCR (MCF_IPSBAR + 0x00000044) /* Control */
  53. #define MCFSIM_DACR0 (MCF_IPSBAR + 0x00000048) /* Base address 0 */
  54. #define MCFSIM_DMR0 (MCF_IPSBAR + 0x0000004c) /* Address mask 0 */
  55. #define MCFSIM_DACR1 (MCF_IPSBAR + 0x00000050) /* Base address 1 */
  56. #define MCFSIM_DMR1 (MCF_IPSBAR + 0x00000054) /* Address mask 1 */
  57. /*
  58. * DMA unit base addresses.
  59. */
  60. #define MCFDMA_BASE0 (MCF_IPSBAR + 0x00000100)
  61. #define MCFDMA_BASE1 (MCF_IPSBAR + 0x00000140)
  62. #define MCFDMA_BASE2 (MCF_IPSBAR + 0x00000180)
  63. #define MCFDMA_BASE3 (MCF_IPSBAR + 0x000001C0)
  64. /*
  65. * UART module.
  66. */
  67. #define MCFUART_BASE0 (MCF_IPSBAR + 0x00000200)
  68. #define MCFUART_BASE1 (MCF_IPSBAR + 0x00000240)
  69. #define MCFUART_BASE2 (MCF_IPSBAR + 0x00000280)
  70. /*
  71. * FEC ethernet module.
  72. */
  73. #define MCFFEC_BASE0 (MCF_IPSBAR + 0x00001000)
  74. #define MCFFEC_SIZE0 0x800
  75. /*
  76. * QSPI module.
  77. */
  78. #define MCFQSPI_BASE (MCF_IPSBAR + 0x340)
  79. #define MCFQSPI_SIZE 0x40
  80. #define MCFQSPI_CS0 147
  81. #define MCFQSPI_CS1 148
  82. #define MCFQSPI_CS2 149
  83. #define MCFQSPI_CS3 150
  84. /*
  85. * GPIO registers
  86. */
  87. #define MCFGPIO_PODR_A (MCF_IPSBAR + 0x00100000)
  88. #define MCFGPIO_PODR_B (MCF_IPSBAR + 0x00100001)
  89. #define MCFGPIO_PODR_C (MCF_IPSBAR + 0x00100002)
  90. #define MCFGPIO_PODR_D (MCF_IPSBAR + 0x00100003)
  91. #define MCFGPIO_PODR_E (MCF_IPSBAR + 0x00100004)
  92. #define MCFGPIO_PODR_F (MCF_IPSBAR + 0x00100005)
  93. #define MCFGPIO_PODR_G (MCF_IPSBAR + 0x00100006)
  94. #define MCFGPIO_PODR_H (MCF_IPSBAR + 0x00100007)
  95. #define MCFGPIO_PODR_J (MCF_IPSBAR + 0x00100008)
  96. #define MCFGPIO_PODR_DD (MCF_IPSBAR + 0x00100009)
  97. #define MCFGPIO_PODR_EH (MCF_IPSBAR + 0x0010000A)
  98. #define MCFGPIO_PODR_EL (MCF_IPSBAR + 0x0010000B)
  99. #define MCFGPIO_PODR_AS (MCF_IPSBAR + 0x0010000C)
  100. #define MCFGPIO_PODR_QS (MCF_IPSBAR + 0x0010000D)
  101. #define MCFGPIO_PODR_SD (MCF_IPSBAR + 0x0010000E)
  102. #define MCFGPIO_PODR_TC (MCF_IPSBAR + 0x0010000F)
  103. #define MCFGPIO_PODR_TD (MCF_IPSBAR + 0x00100010)
  104. #define MCFGPIO_PODR_UA (MCF_IPSBAR + 0x00100011)
  105. #define MCFGPIO_PDDR_A (MCF_IPSBAR + 0x00100014)
  106. #define MCFGPIO_PDDR_B (MCF_IPSBAR + 0x00100015)
  107. #define MCFGPIO_PDDR_C (MCF_IPSBAR + 0x00100016)
  108. #define MCFGPIO_PDDR_D (MCF_IPSBAR + 0x00100017)
  109. #define MCFGPIO_PDDR_E (MCF_IPSBAR + 0x00100018)
  110. #define MCFGPIO_PDDR_F (MCF_IPSBAR + 0x00100019)
  111. #define MCFGPIO_PDDR_G (MCF_IPSBAR + 0x0010001A)
  112. #define MCFGPIO_PDDR_H (MCF_IPSBAR + 0x0010001B)
  113. #define MCFGPIO_PDDR_J (MCF_IPSBAR + 0x0010001C)
  114. #define MCFGPIO_PDDR_DD (MCF_IPSBAR + 0x0010001D)
  115. #define MCFGPIO_PDDR_EH (MCF_IPSBAR + 0x0010001E)
  116. #define MCFGPIO_PDDR_EL (MCF_IPSBAR + 0x0010001F)
  117. #define MCFGPIO_PDDR_AS (MCF_IPSBAR + 0x00100020)
  118. #define MCFGPIO_PDDR_QS (MCF_IPSBAR + 0x00100021)
  119. #define MCFGPIO_PDDR_SD (MCF_IPSBAR + 0x00100022)
  120. #define MCFGPIO_PDDR_TC (MCF_IPSBAR + 0x00100023)
  121. #define MCFGPIO_PDDR_TD (MCF_IPSBAR + 0x00100024)
  122. #define MCFGPIO_PDDR_UA (MCF_IPSBAR + 0x00100025)
  123. #define MCFGPIO_PPDSDR_A (MCF_IPSBAR + 0x00100028)
  124. #define MCFGPIO_PPDSDR_B (MCF_IPSBAR + 0x00100029)
  125. #define MCFGPIO_PPDSDR_C (MCF_IPSBAR + 0x0010002A)
  126. #define MCFGPIO_PPDSDR_D (MCF_IPSBAR + 0x0010002B)
  127. #define MCFGPIO_PPDSDR_E (MCF_IPSBAR + 0x0010002C)
  128. #define MCFGPIO_PPDSDR_F (MCF_IPSBAR + 0x0010002D)
  129. #define MCFGPIO_PPDSDR_G (MCF_IPSBAR + 0x0010002E)
  130. #define MCFGPIO_PPDSDR_H (MCF_IPSBAR + 0x0010002F)
  131. #define MCFGPIO_PPDSDR_J (MCF_IPSBAR + 0x00100030)
  132. #define MCFGPIO_PPDSDR_DD (MCF_IPSBAR + 0x00100031)
  133. #define MCFGPIO_PPDSDR_EH (MCF_IPSBAR + 0x00100032)
  134. #define MCFGPIO_PPDSDR_EL (MCF_IPSBAR + 0x00100033)
  135. #define MCFGPIO_PPDSDR_AS (MCF_IPSBAR + 0x00100034)
  136. #define MCFGPIO_PPDSDR_QS (MCF_IPSBAR + 0x00100035)
  137. #define MCFGPIO_PPDSDR_SD (MCF_IPSBAR + 0x00100036)
  138. #define MCFGPIO_PPDSDR_TC (MCF_IPSBAR + 0x00100037)
  139. #define MCFGPIO_PPDSDR_TD (MCF_IPSBAR + 0x00100038)
  140. #define MCFGPIO_PPDSDR_UA (MCF_IPSBAR + 0x00100039)
  141. #define MCFGPIO_PCLRR_A (MCF_IPSBAR + 0x0010003C)
  142. #define MCFGPIO_PCLRR_B (MCF_IPSBAR + 0x0010003D)
  143. #define MCFGPIO_PCLRR_C (MCF_IPSBAR + 0x0010003E)
  144. #define MCFGPIO_PCLRR_D (MCF_IPSBAR + 0x0010003F)
  145. #define MCFGPIO_PCLRR_E (MCF_IPSBAR + 0x00100040)
  146. #define MCFGPIO_PCLRR_F (MCF_IPSBAR + 0x00100041)
  147. #define MCFGPIO_PCLRR_G (MCF_IPSBAR + 0x00100042)
  148. #define MCFGPIO_PCLRR_H (MCF_IPSBAR + 0x00100043)
  149. #define MCFGPIO_PCLRR_J (MCF_IPSBAR + 0x00100044)
  150. #define MCFGPIO_PCLRR_DD (MCF_IPSBAR + 0x00100045)
  151. #define MCFGPIO_PCLRR_EH (MCF_IPSBAR + 0x00100046)
  152. #define MCFGPIO_PCLRR_EL (MCF_IPSBAR + 0x00100047)
  153. #define MCFGPIO_PCLRR_AS (MCF_IPSBAR + 0x00100048)
  154. #define MCFGPIO_PCLRR_QS (MCF_IPSBAR + 0x00100049)
  155. #define MCFGPIO_PCLRR_SD (MCF_IPSBAR + 0x0010004A)
  156. #define MCFGPIO_PCLRR_TC (MCF_IPSBAR + 0x0010004B)
  157. #define MCFGPIO_PCLRR_TD (MCF_IPSBAR + 0x0010004C)
  158. #define MCFGPIO_PCLRR_UA (MCF_IPSBAR + 0x0010004D)
  159. #define MCFGPIO_PBCDPAR (MCF_IPSBAR + 0x00100050)
  160. #define MCFGPIO_PFPAR (MCF_IPSBAR + 0x00100051)
  161. #define MCFGPIO_PEPAR (MCF_IPSBAR + 0x00100052)
  162. #define MCFGPIO_PJPAR (MCF_IPSBAR + 0x00100054)
  163. #define MCFGPIO_PSDPAR (MCF_IPSBAR + 0x00100055)
  164. #define MCFGPIO_PASPAR (MCF_IPSBAR + 0x00100056)
  165. #define MCFGPIO_PEHLPAR (MCF_IPSBAR + 0x00100058)
  166. #define MCFGPIO_PQSPAR (MCF_IPSBAR + 0x00100059)
  167. #define MCFGPIO_PTCPAR (MCF_IPSBAR + 0x0010005A)
  168. #define MCFGPIO_PTDPAR (MCF_IPSBAR + 0x0010005B)
  169. #define MCFGPIO_PUAPAR (MCF_IPSBAR + 0x0010005C)
  170. /*
  171. * PIT timer base addresses.
  172. */
  173. #define MCFPIT_BASE1 (MCF_IPSBAR + 0x00150000)
  174. #define MCFPIT_BASE2 (MCF_IPSBAR + 0x00160000)
  175. #define MCFPIT_BASE3 (MCF_IPSBAR + 0x00170000)
  176. #define MCFPIT_BASE4 (MCF_IPSBAR + 0x00180000)
  177. /*
  178. * Edge Port registers
  179. */
  180. #define MCFEPORT_EPPAR (MCF_IPSBAR + 0x00130000)
  181. #define MCFEPORT_EPDDR (MCF_IPSBAR + 0x00130002)
  182. #define MCFEPORT_EPIER (MCF_IPSBAR + 0x00130003)
  183. #define MCFEPORT_EPDR (MCF_IPSBAR + 0x00130004)
  184. #define MCFEPORT_EPPDR (MCF_IPSBAR + 0x00130005)
  185. #define MCFEPORT_EPFR (MCF_IPSBAR + 0x00130006)
  186. /*
  187. * Queued ADC registers
  188. */
  189. #define MCFQADC_PORTQA (MCF_IPSBAR + 0x00190006)
  190. #define MCFQADC_PORTQB (MCF_IPSBAR + 0x00190007)
  191. #define MCFQADC_DDRQA (MCF_IPSBAR + 0x00190008)
  192. #define MCFQADC_DDRQB (MCF_IPSBAR + 0x00190009)
  193. /*
  194. * General Purpose Timers registers
  195. */
  196. #define MCFGPTA_GPTPORT (MCF_IPSBAR + 0x001A001D)
  197. #define MCFGPTA_GPTDDR (MCF_IPSBAR + 0x001A001E)
  198. #define MCFGPTB_GPTPORT (MCF_IPSBAR + 0x001B001D)
  199. #define MCFGPTB_GPTDDR (MCF_IPSBAR + 0x001B001E)
  200. /*
  201. *
  202. * definitions for generic gpio support
  203. *
  204. */
  205. #define MCFGPIO_PODR MCFGPIO_PODR_A /* port output data */
  206. #define MCFGPIO_PDDR MCFGPIO_PDDR_A /* port data direction */
  207. #define MCFGPIO_PPDR MCFGPIO_PPDSDR_A/* port pin data */
  208. #define MCFGPIO_SETR MCFGPIO_PPDSDR_A/* set output */
  209. #define MCFGPIO_CLRR MCFGPIO_PCLRR_A /* clr output */
  210. #define MCFGPIO_IRQ_MAX 8
  211. #define MCFGPIO_IRQ_VECBASE MCFINT_VECBASE
  212. #define MCFGPIO_PIN_MAX 180
  213. /*
  214. * Reset Control Unit (relative to IPSBAR).
  215. */
  216. #define MCF_RCR (MCF_IPSBAR + 0x110000)
  217. #define MCF_RSR (MCF_IPSBAR + 0x110001)
  218. #define MCF_RCR_SWRESET 0x80 /* Software reset bit */
  219. #define MCF_RCR_FRCSTOUT 0x40 /* Force external reset */
  220. /*
  221. * I2C module
  222. */
  223. #define MCFI2C_BASE0 (MCF_IPSBAR + 0x300)
  224. #define MCFI2C_SIZE0 0x40
  225. /****************************************************************************/
  226. #endif /* m528xsim_h */